PCA9517ADP逻辑控制器产品性能、引脚图应用图
PCA9517ADP是一款逻辑控制器,PCA9517A是一种CMOS集成电路,使用PCA9517A使系统设计人员能够隔离电压和电容的总线两半,SDA和SCL引脚具有过电压耐受性,并且在PCA99517A未通电时具有高阻抗。
PCA9517A是一种CMOS集成电路,提供低电压(低至0.9V)和高电压(2.7V至5.5V)I2C总线或SMBus应用之间的电平转换,在电平转换期间,在保留I2C总线系统的所有操作模式和功能的同时,它还允许通过为数据和时钟线提供双向缓冲来扩展I2C总线,从而启用两条400 pF的总线。
2.7 V至5.5 V总线端口B驱动器的行为与PCA99515A设备上的驱动器非常相似,而可调电压总线端口A驱动器驱动更多电流并消除静态偏置电压,这导致端口B上的LOW转换为端口a上的接近0V LOW,这适应了较低电压逻辑的较小电压摆动
PCA9517ADP I/O驱动器的静态偏移设计防止它们连接到另一个具有上升时间加速器的设备,包括PCA9510、PCA9511、PCA9512、PCA9513、PCA9514、PCE9515A、PCA9517或PCA9518。
引脚图
功能图
应用图
然而,两个或多个PCA9517A的端口A可以连接在一起,以允许具有公共总线上的端口A的星形拓扑,并且端口A可以直接连接到具有静态或动态偏移电压的任何其他缓冲器。多个PCA9517A可以从端口A到端口B串联连接,无需增加偏置电压,只需考虑飞行时间延迟。
除非VCC(A)高于0.8 V且VCC(B)高于2.5 V,否则不会启用PCA9517A驱动器,EN引脚也可用于在系统控制下打开和关闭驱动器,应注意仅当总线空闲时才改变使能引脚的状态。
端口B内部缓冲器LOW上的输出下拉设置为约0.5 V,而内部缓冲器的输入阈值设置为低约70 mV,当端口B I/O内部驱动为低电平时,输入端不会将低电识别为低电,这可防止发生锁定情况。端口A上的输出下拉驱动硬低电平,输入电平设置为0.3VCC,以适应低压侧电源电压低至0.9V的系统中较低低电平的需要。
PCA9517ADP使I2C总线或SMBus转换为低至0.9V的VCC,而不会降低系统性能,PCA9517A包含两个双向开放漏极缓冲器,专门设计用于支持低电压(低至0.9V)和3.3V或5V I2C总线或SMBus之间的上转换/下转换。