首页 > 新闻资讯 > 新闻详情

DP83867ISRGZR原装收发器应用功能技术参数电路信息

小编-niki IC先生 158 2023-05-06 17:24:21

DP83867ISRGZR器件是一款稳健型低功耗全功能物理层收发器 , 它集成了PMD子层以支持10BASE-Te 、 100BASE-TX和1000BASE-T以太网协议,DP83867经优化可提供ESD保护,超过了8kV IEC 61000-4-2标准(直接接触)。

DP83867可轻松实现 10/100/1000Mbps 以太网 LAN,它通过外部变压器直接连接双绞线介质,此器件通过RGMII或嵌入式时钟SGMII直接与MAC层相连。 DP83867提供精确时钟同步,其中包括同步以太网时钟输出,该器件具有低延迟,并提供IEEE 1588帧起始检测,DP83867采用低功耗设计,满功率运行时仅消耗457mW,局域网唤醒可用于降低系统功耗。

DP83867ISRGZR设备直接连接到MAC层通过精简GMII或嵌入式时钟串行GMII,DP83867提供精确的时钟同步,包括同步以太网时钟输出,它有低抖动、低延迟并且提供用于时间敏感协议的IEEE 1588帧检测开始,DP83867提供了创新的诊断功能,包括用于故障预测的动态链路质量监测在正常操作期间,它可以支持长达130米的电缆长度。

产品图片

DP83867ISRGZR收发器

引脚功能图


DP83867ISRGZR引脚功能


局域网唤醒提供了一种使用特殊以太网,使DP83867脱离低功耗状态的机制称为魔术包的数据包,DP83867可以被配置为生成中断,以唤醒MAC当接收到合格分组时,当接收到合格信号。

DP83867ISRGZR支持SFD(起始帧分隔符)处的IEEE 1588指示脉冲,用于接收和传输路径,脉冲可以传输到各种引脚,脉冲表示符号的实际时间在线路上呈现(用于发送)或接收到的第一个符号(用于接收),脉冲的确切时间可以通过寄存器进行调整,相位值的每个增量都是一个8纳秒的步长。

不使用RGMII的RX_CTRL和TX_CTRL信号对分组发送和接收进行时间戳,对于延迟敏感的协议来说足够准确,SFD脉冲为系统设计者提供了一种改进数据包时间戳的准确性,SFD脉冲虽然固有地变化小于RGMII信号,但仍然表现出由于1000BASE-T的定义架构而导致的延迟变化,本节提供了一种确定何时发生SFD延迟变化,以及如何补偿系统软件的变化提高时间戳的准确性。

SFD变化是指当PHY必须引入延迟以对齐来自以太网电缆的4个符号,当新链接通过电缆连接、自动协商重启、PHY重置或其他外部系统影响建立,在单个不间断链路期间,SFD变化将保持不变。

带状电路图


DP83867ISRGZR带状电路


带连接示例图


带连接示例


DP83867ISRGZR可以在1000Mb操作模式下限制并报告施加到SFD脉冲的变化,在1000 Mb模式下建立链路之前,同步FIFO控制寄存器(寄存器地址0x00E9)必须被设置为值0xDF22,以下SFD变化补偿方法只能在同步FIFO之后应用控制寄存器已初始化,并且已建立新的链接。可以设置同步FIFO控制寄存器值,然后通过设置控制中的SW_restart位[14],来执行软件重启如果链路已经存在,则寄存器(寄存器地址0x001F)。

当DP83867在1000 Mb主模式下操作时,可以估计RX_SFD脉冲的变化,使用倾斜FIFO状态寄存器(寄存器地址0x0055)位[7:4],从倾斜FIFO读取的值状态寄存器位[7:4]必须乘以8ns,以估计添加到基线的RX_SFD变化延迟,示例:在主1000 Mb模式下操作时,从Skew FIFO寄存器位[7:4]读取值0x2,从TX_SFD到RX_SFD的测量中减去2×8ns=16ns以确定基线延迟。

推荐商品
NCP431AVSNT1G
库存:3000
¥ 1.017
C1608X7R0J225KT000N
库存:0
¥ 0.17772
LMV341IDBVR
库存:6000
¥ 1.597
TMK325B7475KNHT
库存:0
¥ 0.3698
ADA4851-4YRUZ-RL7
库存:1000
¥ 15.255
版权声明: 部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者及时联系本站,我们会尽快处理。
标题:

DP83867ISRGZR原装收发器应用功能技术参数电路信息


网址: https://www.mrchip.cn/newsDetail/3423
文章标签: 收发器
0 购物车
0 消息