现货TLV320AIC3262IYZFR规格参数_引脚功能_中文数据
TLV320AIC3262IYZFR(也称为AIC3262)是一款灵活的高集成度、低功耗、低电压立体声音频编解码器。它具有数字麦克风输入和可编程输出、PowerTune功能、enhancedfully-programmableminiDSP,预定义和参数化的信号处理模块、集成PLL和灵活的音频接口。凭借大量基于寄存器的控制(受控对象包括功率、输入和输出通道配置、增益、音效、引脚多路复用和时钟等),该器件能够精确满足其应用的要求。
TLV320AIC3262IYZFR具有两个完全可编程的miniDSP内核,支持器件的录制和/或播放路径中的应用特定算法。miniDSP内核完全由软件编程。目标miniDSP算法(如噪声抑制或高级DSP滤波)在上电后载入器件。该器件与先进的PowerTune技术相结合,可支持从8kHz单声道语音播放到192kHzDAC播放的运行,因此非常适用于便携式电池供电类音频和电话通讯应用。
TLV320AIC3262IYZFR的录制路径支持从8kHz单声道至192kHz立体声的录制并包含可编程输入通道配置。该配置涵盖单端和差分设置以及输入信号的悬空或混合。录制路径还提供了一个以数字方式控制的立体声麦克风前置放大器以及集成麦克风偏置。数字信号处理模块的一项应用是移除可由机械耦合(例如数码相机的光学变焦)引入的可闻性噪声。录制路径也可配置为立体声数字麦克风脉冲密度调制(PDM)接口,该接口通常在64Fs或128Fs的条件下使用。
借助集成的PowerTune技术,TLV320AIC3262IYZFR器件可调节至正确的功耗-性能平衡点。在移动环境中使用时,移动应用经常需要在低功耗状态下运行。在音频坞环境中使用时,与功耗问题相比,最大限度地降低噪声才是关注的重点。借助PowerTune,TLV320AIC3262能够同时满足上述两种情况。
TLV320AIC3262所需的内部时钟可能来自多个源,包括MCLK1引脚、MCLK2引脚、BCLK1引脚、BCLK2引脚、几个通用I/O引脚或内部PLL输出,PLL的输入也来源于相似引脚。虽然内置的分数PLL能够确保获得适合的时钟信号,但TI建议不要将其用于最低功率设置。PLL高度可编程,能够接受频率范围为512kHz至50MHz的可用输入时钟。要启用更低的时钟频率,集成的低频时钟倍频器也可以用作PLL的输入。
TLV320AIC3262IYZFR具有一个12位逐次逼近寄存器(SAR)ADC转换器,支持测量系统电压。这些系统电压测量可能来源于三个专用模拟输入(IN1L/AUX1、IN1R/AUX2或VBAT引脚)或可由SARADC读取的片上温度传感器。此外,该器件还具备三个完全数字音频串行接口。每个接口支持I2S、DSP/TDM、RJF、LJF和单声道PCM格式。这使得三条同步音频播放和录制路径成为三条独立的数字音频总线或三块独立的数字音频芯片。此外,通用中断引脚可用于连接第四条数字音频总线,允许终端系统由第四条音频总线轻松切换至三个数字音频串行接口中的任意一个。
TLV320AIC3262IYZFR器件采用4.81mmx4.81mmx0.625mm 81-Ball WCSP(YZ)封装。
规格参数
产品属性 | 属性值 |
---|---|
德州仪器 | |
32 bit | |
192 kHz | |
Serial (I2C, SPI) | |
2个 | |
2个 | |
1.95V | |
1.5V | |
–40°C | |
+85°C | |
DSBGA-81 | |
ADC输入端数量: | 2个 |
工作电源电压: | 1.5V ~ 1.95 |
输出功率: | 2W |
SNR–信噪比: | 93dB ADC/101dB DAC |
单位重量: | 26.800毫克 |
功能特性
- 信噪比(SNR)为101dB的立体声音频数模转换器(DAC)
- 2.7mW立体声48kHzDAC播放
- SNR为93dB的立体声音频模数转换器(ADC)
- 5.6mW立体声48kHzADC录制
- 8kHz至192kHz播放和录制
- 30mWDirectPathTM耳机驱动器免除了对较大输出隔直电容器的需要
- 128mW差分接收器输出驱动器
- 1.7W(8Ω,5.5V,10%THDN)
- 1.4W(8Ω,5.5V,1%THDN)
- 立体声线路输出
- PowerTune-调节功率与SNR的关系
- 扩展信号处理选项
- 8个单端或4个全差分模拟输入
- 立体声数字和模拟麦克风输入
- 低功耗模拟旁路模式
- 异步采样率转换
- 所有音频串行接口支持时分复用(TDM)和单声道脉冲编码调制(PCM)
- 音频串行接口1提供8通道输入和输出
- 可编程锁相环(PLL)以及低频计时
- 可编程12位逐次逼近(SAR)ADC
- SPI和I2C控制接口
- 4.81mm×4.81mm×0.625mm 81焊球晶圆级芯片(WCSP)(YZF)封装
引脚配置
功能框图
只有少量数字引脚专用于单个功能;只要可能,数字引脚具有默认功能,也可以重新编程以涵盖各种应用的替代功能。固定功能引脚为硬件控制引脚RESET和SPI_SELECT引脚。根据SPI_SELECT的状态,为I2C或SPI协议配置了四个引脚SCL、SDA、GPO1和GPI1。仅在I2C模式下,GPI3和GPI4为TLV320AIC3262提供四个可能的I2C地址。
其它数字IO引脚可以通过寄存器控制配置用于各种功能。
SPI时序图
I2C接口时序图
参考ADC信噪比与通道增益输入
MICBIAS性能
单极立体声耳机电路
单极配置的电源连接方案如下图所示。HVDD_18端子为耳机放大器的正极供电。负极连接到地电位(VNEG)。建议将CPVDD_18端子连接到DVdd,尽管在单极配置下连接设备时不得启用电荷泵。
三个音频串行接口的多重连接
TLV320AIC3262IYZFR具有三个数字音频数据串行接口或音频总线。这三个接口可以同时运行,从而能够从三个单独的设备接收和传输数字音频。这种情况的一个常见示例是与应用处理器、通信基带处理器和蓝牙芯片组的单独连接。利用TLV320AIC3262IYZFR作为便携式音频系统中音频处理的中心,大大简化了语音和音乐音频的混合。此外,通过同时为通信和媒体音频流提供高级音频处理,miniDSP可用于极大地增强便携式设备体验。除了三个同时的数字音频接口之外,第四组数字音频端子可以被多路复用到音频串行接口1中。换句话说,四条独立的4线数字音频总线可以连接到TLV320AIC3262IYZFR,其中最多三条4线总线接收和发送数字音频数据。
寄存器写入的SPI时序图
典型应用示例
显示了使用TLV320AIC3262IYZFR的系统的典型电路配置。请注意,虽然此电路配置显示所有三个音频串行接口都连接到一个主机处理器,但这些音频串行接口连接到单独的设备也是很常见的(例如,1号音频串行接口上的主机处理器,以及其他音频串行接口的调制解调器和/或蓝牙设备)。
布局示例图
封装设计参数
主要应用
- 移动手持机
- 平板电脑和电子书
- 便携式导航设备(PND)
- 便携式媒体播放器(PMP)
- 便携式游戏系统
- 便携式计算机
- 噪声抑制(NS)
- 扬声器保护
- 高级数字信号处理(DSP)算法
总结
TLV320AIC3262IYZFR是一款音频编解码器和音频信号处理器芯片,具有多种音频编解码功能,可以处理数字音频信号,包括解码、编码、混音、滤波和音频效果处理等。
TLV320AIC3262IYZFR芯片具有高度的灵活性,支持多种音频格式和数据接口,包括I2S、TDM(时分复用)、SPI 等。这使得它适用于各种音频应用,如音频处理、录制、播放和通信,并且提供高性能的音频信号处理,包括高分辨率的声音采样和低失真的音频输出,以确保音频质量和清晰度。
TLV320AIC3262IYZFR 在低功耗操作方面表现出色,适用于移动设备和电池供电的应用。该芯片广泛用于各种音频应用,包括智能手机、平板电脑、耳机、音频接口、音频处理设备等,以提供高质量的音频体验。