首页 > 新闻资讯 > 新闻详情

SM320C6415-EP中文参数_产品特性_原装原厂

IC先生 网络 153 2023-10-29 08:22:30

TMS320C64x™DSP(包括SM320C6414-EP、SM320C6415-EP和SM320C6416-EP器件)是TMS320C6000™DSP平台中性能最高的定点DSP一代。SM320C64x™(C64x™)器件基于德州仪器(TI)开发的第二代高性能、先进的VelociTI™超长指令字(VLIW)架构(VelociTI™.2™),使这些dsp成为多通道和多功能应用的绝佳选择。C64x™是C6000™DSP平台的代码兼容成员。

在500 MHz的时钟速率下,C64x器件的性能高达每秒40亿条指令(MIPS),为高性能DSP编程挑战提供了经济高效的解决方案。C64x dsp具有高速控制器的操作灵活性和阵列处理器的数值运算能力。C64x DSP核心处理器具有64个32位字长的通用寄存器和8个高度独立的功能单元- 2个32位结果的乘法器和6个算术逻辑单元(alu) -具有VelociTI。。VelociTI。。C64x每个周期可以产生4个32位的乘法累加(mac),总共2400万个mac每秒(MMACS),或者每个周期产生8个8位的mac,总共4800个MMACS。C64x DSP还具有与其他C6000 DSP平台设备类似的专用硬件逻辑、片上存储器和额外的片上外设。

C6416器件具有两个高性能嵌入式协处理器[Viterbi解码器协处理器(VCP)和turbo解码器协处理器(TCP)],可显着加快芯片上的信道解码操作。VCP工作在CPU时钟除以4的频率下,可以解码超过500个7.95 kbps的自适应多速率(AMR) (K = 9, R = 1/3)语音通道。VCP支持约束长度K = 5,6,7,8,9,速率R = 1/2, 1/3和1/4,以及灵活的多项式,同时生成硬决策或软决策。在CPU时钟除以2时运行的TCP可以解码多达36个384-Kbps或6个2-Mbps的turbo编码通道(假设迭代)。。解码参数,如迭代次数和停止标准,也是可编程的。VCP/TCP与CPU之间的通信是通过EDMA控制器进行的。

C64x使用基于两级缓存的架构,并拥有一组功能强大且多样化的外设。一级程序(L1P)缓存是一个128k位的直接映射缓存,一级数据(L1D)缓存是一个128k位的双向集关联缓存。2级内存/缓存(L2)由一个8m位的内存空间组成,该内存空间在程序和数据空间之间共享。L2内存可以配置为映射内存或缓存(最多256K字节)和映射内存的组合。外设包括3个多通道缓冲串行端口(McBSPs),一个用于异步传输模式(ATM)从(UTOPIA从)端口(仅C6415/C6416)的8位通用测试和操作PHY接口,3个32位通用计时器,一个用户可配置的16位或32位主机端口接口(HPI16/HPI32),一个外设组件interconnect (PCI)(仅C6415/C6416),一个具有16个GPIO引脚的通用输入/输出端口(GPIO),。

C64x有一套完整的开发工具,包括具有C64x特定增强功能的高级C编译器,简化编程和调度的汇编优化器,以及用于查看源代码执行的Windows调试器接口。。


SM320C6415-EP的特性

  • 高性能定点数字信号处理器(dsp)
    • 2-ns指令周期时间
    • 时钟频率
    • 8个32位指令/周期
    • 28日操作/周期
    • 4000 MIPS
    • Fully Software Compatible With C62x™
    • C6414/15/16器件引脚兼容
  • VelociTI.2™ Extensions to VelociTI™ Advanced Very Long Instruction Word
    (VLIW) TMS320C64x™ DSP Core
    • 八个高度独立的功能单元
      VelociTI.2
    • 非对齐负载存储体系结构
    • 64位通用寄存器
    • 指令打包减少了代码大小
    • 所有指令有条件
  • 指令集特点
    • 字节可寻址(8-/16-/32-/64位数据)
    • 8位溢出保护
    • 位域提取,设置,清除
    • 归一化,饱和,位计数
    • VelociTI.2
  • 维特比解码协处理器(VCP) (C6416)
    • 支持超过500个7.95 kbps的自适应多速率(AMR)
    • 可编程代码参数
  • Turbo解码器协处理器(TCP) (C6416)
    • 支持多达6个2-Mbps 3GPP(6次迭代)
    • 可编程Turbo码和解码参数
  • L1/L2内存架构
    • 128k位(16k字节)L1P程序缓存
    • 128k位(16k字节)L1D数据缓存
    • 8M-Bit (1024K-Byte) L2统一映射RAM/Cache
  • 两个用于1280m字节可寻址外部存储器的外部存储器接口(emif)
  • 增强型直接存储器存取(EDMA)控制器(64个独立通道)
  • 主机端口接口(HPI)
    • 用户可配置总线宽度(32/16位)
  • 32位/33 mhz, 3.3 v PCI主从接口符合PCI规范2.2 (C6415/C6416)
    • 三个PCI总线地址寄存器
    • 四线串行EEPROM接口
    • DSP程序控制下的PCI中断请求
    • DSP中断通过PCI I/O周期
  • 3个多通道缓冲串口(McBSPs)
    • 直接接口到T1/E1, MVIP, SCSA帧
    • 最多256通道每个
    • ST-Bus-Switching, AC97-Compatible
    • 串行外设接口(SPI)兼容(摩托罗拉)
  • 三个32位通用定时器
  • 通用测试和操作物理层
    (PHY) ATM (UTOPIA)接口(C6415/C6416)
    • 乌托邦2级从ATM控制器
    • 8位发送和接收操作,每方向高达50 MHz
    • 自定义单元格格式,最大64字节
  • 16个通用I/O (GPIO)引脚
  • 灵活的锁相环(PLL)时钟发生器
  • ieee - 1149.1 (JTAG(1)Boundary-Scan-Compatible
  • 532针球栅阵列(BGA)封装(GLZ后缀),0.8毫米球间距
  • 0.13-µm/6-Level Metal Process (CMOS)
  • 3.3 v I/ o, 1.25 v Internal (500 MHz)
  • 支持国防、航空航天和医疗应用
    • 控制基线
    • 一个装配/测试场地
    • 1个制造地点
    • Available in A-Version (–40°C/105°C) and
      S-Version (–55°C/105°C) Temperature Ranges(2)
    • 延长产品生命周期
    • 扩展产品变更通知
    • 产品可追溯性

(1)IEEE标准1149.1-1990标准测试接入端口和边界扫描架构
(2)s版本目前仅适用于C6415。
(3)在本文档的其余部分中,SM320C6414-EP, SM320C6415-EP和SM320C6416-EP被称为SM320C64x或C64x,其中通用和特定的单独完整设备部件号分别使用或缩写为C6414, C6415或C6416。
(4)这些C64x设备有两个EMIFs(64位EMIFA和16位EMIFB)。


SM320C6415-EP功能图

SM320C6415-EP


SM320C6415-EP规格参数

产品属性属性值
DSP类型1 C64x
DSP (max) (MHz)500
CPU32-/64-bit
操作系统DSP/BIOS
评级HiRel Enhanced Product
工作温度范围(℃)-40 to 105, -55 to 105
推荐商品
CL31B105KCHNNNE
库存:0
¥ 0.06907
TPS7A6601QDGNRQ1
库存:0
¥ 10.625
CL21A225KAFNNNE
库存:0
¥ 0.04737
RC1206JR-070RL
库存:0
¥ 0.01084
JMK107ABJ106MA-T
库存:8000
¥ 0.03615
版权声明: 部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者及时联系本站,我们会尽快处理。
标题:

SM320C6415-EP中文参数_产品特性_原装原厂


网址: https://www.mrchip.cn/newsDetail/7752
文章标签: 芯片
0 购物车
0 消息