TLK10002产品规格_产品特性_原装原厂
TLK10002器件是一种双通道、多速率收发器,用于高速双向点对点数据传输系统。它特别支持无线基站远程无线电头(RRH)应用,但也可用于其他高速应用。支持从1.2288 Gbps到9.8304 Gbps的所有CPRI和OBSAI速率。。
TLK10002对低速(LS)侧数据输入上呈现的8B/10B编码数据流执行1:1,2:1和4:1串行化。串行化的8B/10B编码数据呈现在高速(HS)侧输出。同样,TLK10002对高速侧数据输入上呈现的8B/10B编码数据流执行1:1,1:2和1:4的反序列化。低速侧输出为反序列化的8B/10B编码数据。根据序列化或反序列化比例的不同,低速侧数据速率范围为0.5 Gbps ~ 5gbps,高速侧数据速率范围为1gbps ~ 10gbps。低速和高速侧数据输入和输出都是差分电流模式逻辑(CML)型,带有集成的终端电阻。在1:1模式下,输入可以是原始(非8b /10B编码)数据,允许通过设备传输PRBS数据。
TLK10002作为物理层接口设备执行数据序列化或反序列化和时钟提取。提供灵活的时钟方案以支持各种操作。它们包括支持从高速侧恢复的外部抖动清除时钟的时钟。
TLK10002提供两种低速侧和两种高速侧环回模式,用于自检和系统诊断。。
TLK10002具有内置的模式生成和验证功能,可以帮助进行系统测试。低速端支持生成和验证PRBS 27-1、223-1和231-1模式。除了这些PRBS模式外,高速侧还支持High、Low、Mixed和CRPAT长模式和短模式的生成和验证。
TLK10002在高速和低速两侧具有集成的信号损耗(LOS)检测功能。在输入差分电压摆幅小于LOS断言阈值的情况下,LOS被断言。输入差分电压摆幅必须超过LOS条件清除的反断言阈值。
每个通道的通道对齐是通过在低速侧接口上实现的专有通道对齐方案来实现的。接口上行链路伙伴设备需要实现lane alignment方案,以保证链路正常运行。只有在通道对齐后才能恢复正常的链路操作。
两个TLK10002通道是完全独立的。它们可以使用不同的参考时钟、不同的数据速率和不同的序列化或反序列化比率进行操作。。
TLK10002的低速侧非常适合与位于同一本地物理系统上的FPGA或ASIC进行接口。高速侧非常适合通过光纤、电缆或背板接口与远程系统进行接口。TLK10002支持使用SFP光模块和SFP+光模块。
TLK10002的特性
- 双通道,10gbps,多速率收发器
- 支持所有CPRI和OBSAI数据速率从1gbps到10gbps
- 集成延迟测量功能,精度高达814 ps
- 支持SERDES操作,高速侧数据速率高达10gbps,低速侧数据速率高达5G bps
- 高速和低速两端的差分CML I/ o
- 每个通道共享或独立参考时钟
- 高速和低速侧的环回能力,OBSAI兼容
- 支持数据实时操作
- 支持PRBS 271、223-1和231-1和高频、低频、混合频率和CRPAT长、短模式的生成和验证
- 两路电源:1v Core, 1.5 v / 1.8 v I/O
- 发送去重点和接收自适应均衡,以允许扩展背板或电缆到达高速和低速两侧
- 可编程传输输出摆幅在高速和低速两侧。
- 最小接收差分输入阈值为100mv页
- 信号丢失(LOS)检测
- Interface to Backplanes, Passive and Active Co页er Cables, or SFP/SFP+ Optical Modules
- 热插拔保护
- JTAG;
- MDIO; IEEE 802.3 Clause-22 Su页ort
- 65纳米先进CMOS技术
- Industrial Ambient Operating Temperature (–40°C to 85°C) at Full Rate
- 功耗:1.6 W典型
- Device Package: 13-mm × 13-mm, 144-pin PBGA, 1-mm Ball-Pitch
TLK10002功能图
TLK10002规格参数
产品属性 | 属性值 |
---|---|
协议 | Catalog |
评级 | Catalog |
工作温度范围(℃) | -40 to 85 |