首页 > 新闻资讯 > 新闻详情

TSB81BA3-EP产品参数_功能图_原装销售

IC先生 网络 179 2023-11-05 14:51:58

TSB81BA3提供了在基于电缆的IEEE 1394网络中实现三端口节点所需的数字和模拟收发器功能。每个电缆端口包含两个差分线收发器。收发器包括用于监视线路条件的电路,以确定连接状态、初始化和仲裁以及数据包接收和传输。TSB81BA3设计用于与链路层控制器(LLC)接口,如TSB82AA2、TSB12LV21、TSB12LV26、TSB12LV32、TSB42AA4、TSB42AB4、TSB12LV01B或TSB12LV01C。它也可以连接电缆端口到电缆端口到集成的1394 Link + PHY层,如TSB43AB2。

TSB81BA3由双电源供电,一个3.3 v I/O电源和一个核心电压电源。核心电压电源提供给PLLVDD-CORE和DVDD-CORE端子,以满足推荐工作条件下的要求。PLLVDD-CORE端子必须与DVDD-CORE端子分开,PLLVDD-CORE端子使用1µF和更小的去耦电容去耦,DVDD-CORE端子使用1µF和更小的去耦电容单独去耦。DVDD-CORE和PLLVDD-CORE之间的分离可以通过单独的电源轨来实现,也可以通过单个电源轨来实现,其中DVDD-CORE和PLLVDD-CORE由滤波器网络分离,以防止PLLVDD-CORE电源产生噪声。

TSB81BA3需要一个外部98.304 mhz晶体振荡器来产生参考时钟。外部时钟驱动内部锁相环(PLL),产生所需的参考信号。该参考信号提供控制出站编码信息传输的时钟信号。49.152 mhz时钟信号提供给相关的LLC用于两个设备的同步,并用于在符合IEEE 1394a-2000标准的PHY-link接口操作时接收数据的重新同步。当运行符合IEEE P1394b标准的PHY-link接口时,为关联的LLC提供98.304 mhz时钟信号,用于两个设备的同步。power down (PD)功能,当通过断言PD端子高使能时,停止锁相环的操作。

要通过电缆端口传输的数据位在2、4或8条并行路径上从LLC接收(取决于请求的传输速度和物理链路接口的操作模式)。。

PHY-link接口可以遵循IEEE 1394a-2000协议,也可以遵循IEEE 1394b-2002协议。当使用1394a-2000 LLC(如TSB12LV26)时,必须取消BMODE端子。然后,PHY-link接口按照旧的1394a-2000标准操作。当使用TSB82AA2等1394b LLC时,必须断言BMODE终端。该PHY-link接口符合P1394b标准。

电缆接口的所有端口都可以遵循IEEE 1394a-2000协议或1394b协议。操作模式由所连接的端口的接口能力决定。当三个端口中的任何一个连接到兼容1394a-2000的设备时,该端口上的电缆接口以兼容S100、S200或S400的速度在1394a-2000数据频闪模式下工作。当双语端口连接到符合1394b标准的节点时,该端口上的电缆接口按照P1394b标准以S400B或S800速度运行。TSB81BA3自动确定双语端口正确的电缆接口连接方式。

注:BMODE终端不选择电缆接口的操作方式。BMODE终端选择的是PHY-link接口的工作模式,影响线缆上的仲裁模式。当BMODE终端去断言时,将禁用BOSS仲裁。

在数据包接收期间,串行数据位被分成2位、4位或8位并行流(取决于指定的接收速度和PHY-link接口操作模式),重新同步到本地系统时钟并发送到相关的LLC。接收到的数据也在其他连接和活动的电缆端口上传输(重复)。

双绞线A (TPA)和双绞线B (TPB)接口在连接到符合1394a-2000标准的设备时,都包含差分比较器,用于监控初始化和仲裁过程中的线路状态。内部逻辑使用这些比较器的输出来确定仲裁状态。TPA通道监控输入电缆共模电压。这个共模电压的值在1394a模式仲裁期间使用,并设置下一个数据包传输的速度。此外,TPB通道监控TPB对上的进线共模电压,以确定是否存在远程供电的双绞线偏置(TPBIAS)电压。

当连接到符合1394a-2000标准的节点时,TSB81BA3在TPBIAS端子提供1.86 v的标称偏置电压,用于端口终止。PHY包含三个独立的TPBIAS电路(每个端口一个)。。该偏置电压源必须通过1µF的外部滤波电容器来稳定。

TSB81BA3中的线路驱动器设计用于外部112和270 pF。当与内部接收器电路并联时,外部线路端接电阻的值被设计为符合标准规格。连接在R0和R1端子之间的精密外部电阻设置驱动器输出电流,以及其他内部工作电流。

当双绞线连接时,TSB81BA3的电源断开,TSB81BA3的发送和接收电路向电缆提供一个高阻抗信号,该信号不负载电缆另一端的设备。

当使用TSB81BA3时,没有将其中一个或多个端口带出连接器,必须将未使用端口的双绞线端子终止,以保证可靠运行。对于每个未使用的端口,必须将端口强制为1394a-only模式(Data-Strobe-only模式),然后将TPB+和TPB-端子绑在一起,然后再将其拉到地;。可以不连接未使用的端口的TPA+和TPA-端子。TPBIAS端子可以连接1µF的电容到地,也可以不连接。

要将端口作为1394b双语端口操作,端口(DS0, DS1或DS2)的强制数据频闪终端需要通过1-k电阻拉到地。只有当端口连接到1394a连接器(建议6针或4针)时,端口才必须强制进入数据频闪模式。。

TESTM、TESTW、SE和SM端子用于设置各种制造测试条件。为了正常工作,TESTM和TESTW端子必须通过1k的电阻连接到VDD上。

使用三个包终端作为输入,为self-ID报文中的三个配置状态位设置缺省值。它们可以通过1-k电阻拉高或硬连线低作为设备设计的功能。PC0、PC1和PC2端子表示该节点默认的电源分类状态(是否需要由线缆供电或是否能够由线缆供电)。。如果一个节点希望成为IRM或BM的竞争者,那么节点软件必须在PHY寄存器集中设置这个位。

链路电源状态(LPS)终端与LKON/DS2终端配合使用,管理节点的功耗。来自LLC的LPS信号与LCtrl位一起使用,以指示LLC的有源/电源状态。LPS信号还可以重置、禁用和初始化PHY-LLC接口(PHY-LCC接口的状态完全由LPS输入控制,与LCtrl位的状态无关)。。

如果LPS输入保持低电平的时间超过LPS_RESET时间(请参阅LPS终端定义),则认为它是不活动的,否则认为它是活动的。当TSB81BA3检测到LPS输入不活动时,PHY-LLC接口被置于低功耗复位状态,其中CTL和D输出保持在逻辑0状态,LREQ输入被忽略;。如果LPS输入保持低电平的时间超过LPS_DISABLE时间(参见LPS终端定义),则PHY-LLC接口将进入低功耗禁用状态,其中PCLK输出也保持非活动状态。无论PHY-LLC接口的状态如何,TSB81BA3都可以继续正常网络操作所需的中继器功能。当接口处于reset或disabled状态,LPS输入再次激活时,PHY将初始化接口,恢复正常工作。在硬件复位期间,PHY-LLC接口也会保持在disabled状态。当检测到LPS终端进入LPS_DISABLE时间后返回到活动状态时,TSB81BA3发出总线复位。这将广播节点自id数据包,其中包含更新的L位状态(PHY LLC现在可以访问)。。

PHY使用LKON/DS2终端通知LLC上电并活动。激活时,输出LKON/DS2信号为方波。当LLC处于非活动状态并且发生唤醒事件时,PHY激活LKON/DS2输出。当LPS输入不活动(如上所述)或LCtrl位被清除为0时,LLC被认为不活动。。当LLC激活时,PHY解除LKON/DS2输出(LPS检测为激活,LCtrl位设置为1)。当总线复位发生时,PHY也解除LKON/DS2输出,除非存在PHY中断条件,否则会导致LKON/DS2激活。如果PHY是电源循环的,并且功率等级为0到4,则PHY在大约167µs内断言LKON/DS2,或者直到LPS都是活动的并且LCtrl位为1。


TSB81BA3-EP的特性

  • 控制基线
    • 一个装配/测试场地,一个制造场地
  • Extended Temperature Performance of -40°C to 85°C
  • 增强的减少制造源(DMS)支持
  • 增强的产品变更通知
  • 资格的血统
  • 完全支持IEEE P1394b Revision 1.33+在1gb信令速率的规定
  • 完全支持IEEE 1394a-2000和1394-1995高性能串行总线标准的规定
  • 与火线完全可互操作。
  • 提供三个完全向后兼容的(1394a-2000完全兼容)双语P1394b电缆端口,速度高达每秒800兆比特(Mbits/s)
  • 提供3个1394a-2000全兼容电缆接口,速率为100/200/ 400mbits /s
  • 完整的1394a-2000支持包括:
    • 连接防反跳
    • 仲裁短复位
    • 多速的连接
    • 仲裁加速度
    • 飞行连接
    • 端口禁用/暂停/恢复
    • 扩展恢复信令与传统DV设备的兼容性
  • 在电池供电的应用程序中节省能源的断电功能
  • 低功耗睡眠模式
  • 完全符合开放主机控制器接口(HCI)的要求
  • 线缆电源状态监控
  • 电缆端口监控连接到远程节点的线路状况
  • 寄存器位提供了竞争者位、功率类位、链路主动控制位和1394a-2000功能的软件控制
  • 数据接口到链路层控制器引脚可从1394a-2000模式(2/4/8并行位在49.152 MHz)或1394b模式(8并行位在98.304 MHz)选择
  • 接口到链路层控制器支持低成本TI总线支架隔离
  • 可与使用3.3 v电源的链路层控制器互操作
  • 可与使用1.8 v, 3.3 v和5v电源的其他1394物理层(物理)互操作
  • 低抖动,外部晶体振荡器提供100/200/400/800 Mbits/s的发送和接收数据,以及49.152 MHz和98.304 MHz的链路层控制器时钟
  • 每个端口单独偏置(TPBIAS)
  • 低成本,高性能80引脚TQFP (PFP)热增强封装
  • 软件设备复位(SWR)
  • 故障安全电路检测设备突然失电,并关闭端口,以确保TSB81BA3不加载任何连接设备的TPBIAS,并阻止端口返回电源平面的任何漏电
  • TSB81BA3在输入偏置检测电路上有一个符合1394a-2000标准的共模噪声滤波器来滤除串扰噪声
  • TSB81BA3是端口可编程强制1394a模式,以允许使用1394a连接器(1394b信号不能放在1394a连接器或电缆上)

部件符合JEDEC和行业标准,确保在更大的温度范围内可靠运行。
实施Apple Computer, Incorporated和SGS Thompson, Limited的一项或多项专利所涵盖的技术。
i.LINK是索尼公司的商标。
火线是苹果电脑公司的商标。


TSB81BA3-EP功能图

TSB81BA3-EP


TSB81BA3-EP规格参数

产品属性属性值
协议HiRel Enhanced Product
评级HiRel Enhanced Product
工作温度范围(℃)-40 to 85
推荐商品
CC1206KKX7R9BB225
库存:0
¥ 0.16273
NCV1124DR2G
库存:12500
¥ 8.475
CL21B106KQQNNNE
库存:0
¥ 0.0472
GRM033R61C104KE84D
库存:0
¥ 0.01266
GRM033R60J474KE90D
库存:0
¥ 0.0066
版权声明: 部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者及时联系本站,我们会尽快处理。
标题:

TSB81BA3-EP产品参数_功能图_原装销售


网址: https://www.mrchip.cn/newsDetail/9077
文章标签: 芯片
0 购物车
0 消息