首页 > 新闻资讯 > 新闻详情

TSB41AB2规格参数_产品特征_原装原厂

IC先生 网络 168 2023-11-06 08:27:00

TSB41AB2提供了在基于电缆的IEEE 1394网络中实现双端口节点所需的数字和模拟收发器功能。电缆端口包括两个差分线收发器。收发器包括用于监视线路条件的电路,以确定连接状态、初始化和仲裁以及数据包接收和传输。TSB41AB2设计用于与链路层控制器(LLC)接口,如TSB12LV21、TSB12LV22、TSB12LV23、TSB12LV26、TSB12LV31、TSB12LV41、TSB12LV42或TSB12LV01A。

TSB41AB2只需要一个外部24.576 mhz晶体作为参考。可以提供外部时钟代替晶体。内部振荡器驱动内部锁相环(PLL),产生所需的393.216 mhz参考信号。该参考信号在内部被分割,以提供用于控制出站编码频闪和数据信息传输的时钟信号。49.152 mhz时钟信号提供给相关的LLC用于两个芯片的同步,并用于接收数据的再同步。power-down (PD)功能,当通过断言PD端子高使能时,停止锁相环的操作。

TSB41AB2在其自身和LLC之间支持可选的隔离屏障。当ISO\输入端为高电平时,LLC接口输出正常。当ISO端子处于低位时,启用内部微分逻辑,并驱动输出,使其可以通过IEEE标准1394-1995附件J和IEEE 1394a-2000(第5.9.4节)中描述的电容或变压器电流隔离屏障进行耦合(以下简称附件J型隔离)。。

通过电缆端口传输的数据位通过两个、四个或八个并行路径(取决于请求的传输速度)从LLC接收,并与49.152 mhz系统时钟同步在TSB41AB2内部锁相。这些位被串行组合、编码,并以98.304、196.608或393.216 mbit /s(分别称为S100、S200和S400速度)作为出站数据-频闪信息流传输。传输时,编码后的数据信息在TPB电缆对上差分传输,编码后的频闪信息在TPA电缆对上差分传输。。

在接收数据包时,接收电缆端口的TPA和TPB发射器被禁用,该端口的接收器被启用。在TPA电缆对上接收编码后的数据信息,在TPB电缆对上接收编码后的频闪信息。对接收到的数据-频闪信息进行解码以恢复接收时钟信号和串行数据位。串行数据位被分成2位、4位或8位并行流(取决于指定的接收速度),重新同步到本地49.152 mhz系统时钟,并发送到相关的LLC。

TPA和TPB电缆接口都包含微分比较器,用于在初始化和仲裁期间监视线路状态。内部逻辑使用这些比较器的输出来确定仲裁状态。TPA通道监控输入电缆共模电压。该共模电压值在仲裁期间用于设置下一个数据包传输的速度。此外,TPB通道监测TPB对上的进线电缆共模电压,以确定是否存在远程供电的双绞线偏置电压。

TSB41AB2在TPBIAS端子提供1.86 v标称偏置电压,用于端口终端。当远程接收器通过电缆看到这个偏置电压时,表明存在活动连接。该偏置电压源必须通过1µF的外部滤波电容器来稳定。当活动端口未连接到其他节点时,TPBIAS将接近VDD。

TSB41AB2中的线路驱动器工作在高阻抗电流模式下,并设计用于外部112-±1.0%。

当双绞线连接时,TSB41AB2的电源关闭,TSB41AB2的收发电路对电缆呈高阻抗,不负载电缆另一端的TPBIAS电压。故障安全电路阻止从端口返回到设备电源平面的任何泄漏路径。

当TSB41AB2与其中一个未带出连接器的端口一起使用时,必须终止未使用端口的双绞线端子,以保证可靠运行。对于每个未使用的端口,应将TPB+和TPB -端子绑在一起,然后将其拉到地,或者将TPB+和TPB -端子连接到建议的终端网络中(见图5)。未使用端口的TPA+和TPA -和TPBIAS端子可能不连接。TPBIAS端子应连接1µF的电容到地或左浮。

TESTM、SE和SM端子用于设置各种制造测试条件。正常工作时,TESTM端子应通过1k的电阻连接到VDD上,SM应直接接地。

四个封装终端用作输入,为自标识包中的四个配置状态位设置默认值,并且根据设备设计的功能,通过1k电阻将其固定为高电平或硬连线低电平。PC0 - PC2端子用于指示节点的默认功率等级状态(需要从电缆供电或能够向电缆供电)。。C/LKON终端用作输入,以指示节点是同步资源管理器(IRM)或总线管理器(BM)的竞争者。。

TSB41AB2支持IEEE 1394a-2000规范中定义的挂起/恢复。挂起机制允许对直接连接的端口被置于低功耗状态(挂起状态),同时保持总线段之间的端口到端口连接。当端口处于挂起状态时,端口将无法发送或接收数据交易报文。但是,处于挂起状态的端口能够检测连接状态的变化和传入的TPBIAS。当TSB41AB2的端口挂起时,除带隙参考发生器和偏置检测电路外的所有电路都断电,从而显著节省功耗。有关挂起/恢复操作的更多详细信息,请参阅IEEE 1394a-2000。。

在断电(PD输入端为高电平)、复位(reset \输入端为低电平)、端口未连接有源电缆或由内部仲裁逻辑控制时,端口发送和接收电路被禁用。TPBIAS输出在断电、复位或LLC命令关闭端口时关闭。

当没有双绞线电缆端口接收输入偏置(即断开或悬挂)时,电缆非活动(CNA)输出端子被断言为高电平,并且可以与LPS一起使用,以确定何时关闭TSB41AB2。。当PD端子被断言为高电平时,CNA检测电路被启用(无论端口先前的状态如何),RESET终端上的下拉被激活,以强制复位TSB41AB2内部逻辑。

链路电源状态(LPS)端子与C/LKON端子配合使用,管理节点的电源使用情况。来自LLC的LPS信号与LCtrl位一起使用(参见应用信息部分的表1和表2),以指示LLC的有源/电源状态。LPS信号还用于复位、禁用和初始化PHY-LLC接口(PHY-LLC接口的状态完全由LPS输入控制,与LCtrl位的状态无关)。。

如果LPS输入持续低电平超过2.6µs,则认为LPS输入无活性,否则认为LPS输入有活性。当TSB41AB2检测到LPS不活跃时,它将PHY-LLC接口置于低功耗复位状态,其中CTL和D输出保持在逻辑零状态,LREQ输入被忽略;。如果LPS输入保持低电平超过26µs, PHY-LLC接口将进入低功耗禁用状态,同时SYSCLK输出也保持非活动状态。在硬件复位期间,PHY-LLC接口也会保持在disabled状态。无论PHY-LLC接口的状态如何,TSB41AB2都可以继续正常网络操作所需的中继器功能。当接口处于reset或disabled状态,且LPS再次激活时,PHY将对接口进行初始化,使接口恢复正常工作。

当PHY-LLC接口处于低功耗禁用状态时,如果该接口处于非活动状态(断开、禁用或挂起),则TSB41AB2会自动进入低功耗模式。。当LPS输入高值或发生端口事件时,TSB41AB2退出低功耗模式。这要求TSB41AB2处于活动状态,以便响应事件或通知LLC事件(例如,在挂起端口上检测到传入偏置,在挂起端口上检测到断开连接,在未禁用端口上检测到新连接,等等)。。

PHY使用C/LKON端子通知LLC上电并活动。当激活时,C/LKON信号是一个大约163-ns周期的方波。当LLC处于非活动状态并且发生唤醒事件时,PHY激活C/LKON输出。当LPS输入不活动(如上所述)或LCtrl位被清除为0时,LLC被认为不活动。。当LLC激活(LPS激活且LCtrl位设置为1)时,PHY解除C/LKON输出。当总线复位发生时,PHY也解除C/LKON输出,除非存在导致C/LKON激活的PHY中断条件。


TSB41AB2的特性

  • 完全支持IEEE 1394-1995高性能串行总线标准的规定和IEEE 1394a-2000
  • Fully Interoperable With FireWire™ and i.LINK™ Implementation of IEEE Std 1394
  • 完全符合OpenHCI要求
  • 提供两个IEEE 1394a-2000完全兼容的电缆端口,速率为100/200/400兆比特/秒(Mbits/s)
  • 完整的IEEE 1394a-2000支持包括:
        Connection Debounce, Arbitrated Short Reset, Multispeed Concatenation, Arbitration
        Acceleration, Fly-By Concatenation, Port Disable/Suspend/Resume
  • Register Bits Give Software Control of Contender Bit, Power Class Bits, Link Active Control Bit和IEEE 1394a-2000 Features
  • 符合IEEE 1394a-2000标准的输入TPBIAS共模噪声滤波器
  • 扩展恢复信令兼容传统DV设备,终端和寄存器兼容TSB41LV02A,允许直接同步传输到传统DV设备与任何链路层,即使是根
  • 在电池供电的应用程序中节省能源的断电功能包括:
        Automatic Device Power Down During Suspend, Device Power-Down Terminal, Link Interface
        Disable via LPS, and Inactive Ports Powered Down
  • 故障安全电路检测到设备突然失电,并关闭端口,以确保设备不加载连接设备的TPBIAS,并阻断端口返回设备电源平面的任何漏电通路
  • 软件设备复位(SWR)
  • 行业领先的低功耗
  • 超低功耗休眠模式
  • 线缆电源状态监控
  • 电缆端口监控连接到远程节点的线路状况
  • 数据接口到链路层控制器通过2/4/8平行线在49.152 MHz
  • 接口到链路层控制器支持低成本TI总线支架隔离和可选附件J电气隔离
  • 使用3.3 V可与链路层控制器互操作
  • 单3.3 v电源操作
  • 低成本24.576 MHz晶体提供100/200/ 400mbits /s的收发数据和49.152 MHz的链路层控制器时钟
  • Low-Cost High-Performance 64-Pin TQFP Thermally Enhanced PowerPAD™ Package Increases Thermal Performance by up to 210%
  • Meets Intel™ Mobile Power Guideline 2000

实施Apple Computer, Incorporated和SGS Thompson, Limited的一项或多项专利所涵盖的技术。
FireWire是Apple Computer, Incorporated的商标。
i.LINK是Sony Kabushiki Kaisha TA Sony Corporation的商标。
英特尔是英特尔公司的商标
其他商标是其各自所有者的财产。


TSB41AB2功能图

TSB41AB2


TSB41AB2规格参数

产品属性属性值
协议Catalog
评级Catalog
工作温度范围(℃)0 to 70
推荐商品
TPA6132A2RTER
库存:3000
¥ 4.84283
CL03A104KQ3NNNC
库存:0
¥ 0.00237
TMK107B7105KA-T
库存:8000
¥ 0.035
RC0603JR-072K2L
库存:0
¥ 0.0046
C3216X7R3D102KT000N
库存:0
¥ 0.07769
版权声明: 部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者及时联系本站,我们会尽快处理。
标题:

TSB41AB2规格参数_产品特征_原装原厂


网址: https://www.mrchip.cn/newsDetail/9243
文章标签: 芯片
0 购物车
0 消息