SN75LVDS82中文规格_产品功能_原装原厂
IC先生 网络 253 2023-11-07 08:18:22
SN75LVDS82 FlatLink™接收器在单个集成电路中包含四个串行输入,7位并行输出移位寄存器,一个7x时钟合成器和五个低压差分信号(LVDS)线接收器。
这些功能允许从兼容的发射器(如SN75LVDS83B)接收同步数据,通过五个平衡对导体,并以较低的传输速率扩展到28位单端低压TTL (LVTTL)同步数据。SN75LVDS82也可以与SN75LVDS84一起用于21位传输。
当接收时,高速LVDS数据被接收并以7倍(7倍)LVDS输入时钟(CLKIN)的速率加载到寄存器中。。锁相环(PLL)时钟合成器电路产生一个用于内部时钟的7x时钟和一个用于扩展数据的输出时钟。SN75LVDS82在输出时钟的下降沿(CLKOUT)上呈现有效数据。。
SN75LVDS82只需要5个线路端接电阻用于差分输入,很少或没有控制。数据总线在发送器的输入和接收器的输出处显示相同,数据传输对用户透明。
唯一可能的用户干预是使用关闭/清除(SHTDN)低激活输入来抑制时钟并关闭LVDS接收器以降低功耗。SHTDN上的低电平将所有内部寄存器清除到低电平,并将TTL输出置于高阻抗状态。
SN75LVDS82的特点是可以在0°C至70°C的环境空气温度下工作。
SN75LVDS82的特性
- 4:28 Data Channel Expansion at up to 1904 Mbps Throughput
- 适用于SVGA, XGA,或SXGA显示数据传输从控制器显示极低的电磁干扰
- 输入4个数据通道和时钟低压差分通道,输出28个数据和时钟低压TTL通道
- 从单个3.3 v电源250mw(典型)运行
- 5 v宽容SHTDN输入
- 下降时钟边触发输出
- 封装在薄收缩小轮廓包装(TSSOP)与20-Mil端子间距
- 禁用时消耗小于1mw
- 像素时钟频率范围:31mhz ~ 68mhz
- 锁相环不需要外部元件
- 输入满足或超过ANSI EIA/TIA-644标准的要求
SN75LVDS82功能图
SN75LVDS82规格参数
产品属性 | 属性值 |
---|---|
协议 | Catalog |
评级 | Catalog |
工作温度范围(℃) | 0 to 70 |
热点资讯
周度热榜
月度热榜
年度热榜
推荐商品
猜你想看
版权声明:
部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者及时联系本站,我们会尽快处理。
文章标签:
芯片
热点资讯